The fazno zaključana petlja jedan je od osnovnih blokova u suvremenim elektroničkim sustavima. Općenito se koristi u multimediji, komunikaciji i u mnogim drugim aplikacijama. Postoje dvije različite vrste PLL-a - linearni i nelinearni. Nelinearno je teško i složeno dizajnirati u stvarnom svijetu, ali teorija linearnog upravljanja dobro je modelirana u analognim PLL-ovima. PLL je dokazao da je linearni model dovoljan za većinu elektroničkih aplikacija.
Što je fazno zaključana petlja?
Fazno zaključana petlja sastoji se od faznog detektora i oscilatora kontroliranog naponom. Izlaz faznog detektora je ulaz oscilatora kontroliranog naponom (VCO), a izlaz VCO-a povezan je s jednim od ulaza faznog detektora koji je prikazan dolje u osnovnom blok dijagramu. Kada se ova dva uređaja međusobno napajaju, formira se petlja.

OSNOVNI DIJAGRAM ZAKLJUČENE petlje u fazi
Blok dijagram i princip rada PLL-a
Fazno zaključana petlja sastoji se od faznog detektora, a oscilator upravljan naponom a između njih je fiksiran niskopropusni filtar. Ulazni signal 'Vi' s ulaznom frekvencijom 'Fi' popušta fazni detektor. U osnovi je fazni detektor komparator koja uspoređuje ulaznu frekvenciju fi kroz povratnu frekvenciju fo. Izlaz faznog detektora je (fi + fo) što je istosmjerni napon. Izvan faznog detektora, tj. Istosmjerni napon ulazi u niskopropusni filtar (LPF), on uklanja visokofrekventnu buku i proizvodi stalnu istosmjernu razinu, tj. Fi-Fo. Vf je također dinamička karakteristika PLL-a.

Blok dijagram PLL-a
Izlaz niskopropusnog filtra, tj. Razina istosmjerne struje prenosi se na VCO. Ulazni signal izravno je proporcionalan izlaznoj frekvenciji VCO (fo). Ulazna i izlazna frekvencija uspoređuju se i prilagođavaju kroz povratnu spregu sve dok izlazna frekvencija ne bude jednaka ulaznoj frekvenciji. Stoga PLL radi poput slobodnog rada, hvatanja i fazne blokade.
Kad nema primijenjenog ulaznog napona, tada se kaže da je to faza bez pogona. Čim se ulazna frekvencija primijenjena na HOS promijeni i stvori izlaznu frekvenciju za usporedbu, naziva se stupnjem hvatanja. Donja slika prikazuje blok dijagram PLL-a.
Fazno zaključani detektor petlje
Fazno zaključani detektor petlje uspoređuje ulaznu i izlaznu frekvenciju VCO-a kako bi proizveo istosmjerni napon koji je izravno proporcionalan faznoj razlici dviju frekvencija. Analogni i digitalni signali koriste se u fazno zaključanoj petlji. Većina monolitnog PLL-a integrirani krugovi koristite analogni fazni detektor, a većina faznih detektora je digitalnog tipa. Dvostruko uravnoteženi krug smjese obično se koristi u analognim faznim detektorima. U nastavku su dati neki uobičajeni fazni detektori:
Ekskluzivni ILI fazni detektor
Ekskluzivni ILI fazni detektor je CMOS IC 4070 tip. Ulazna i izlazna frekvencija primjenjuju se na fazni detektor EX ILI. Da bi se postigao visok izlaz, barem jedan ulaz trebao bi biti nizak, a ostali uvjeti izlaza niski, što je prikazano u donjoj tablici istine. Razmotrimo valni oblik, ulaznu i izlaznu frekvenciju, tj. Fi i fo imaju faznu razliku od 0 stupnjeva. Tada će istosmjerni izlazni napon komparatora biti funkcija fazne razlike između dva ulaza.
biti | fo | Vdc |
niska | niska | niska |
niska | visoko | visoko |
visoko | Niska | visoko |
Visoko | Visoko | niska |
Funkcije fazne razlike između fi i fo prikazane su na grafikonu istosmjernog izlaznog napona. Ako je fazni detektor 180 stupnjeva, tada je izlazni napon maksimalan. Ako su ulazna i izlazna frekvencija kvadratni val, koriste se ti fazni detektori.

Ekskluzivni ILI fazni detektor
Detektor faze okidača ruba
Fazni detektor okidača ruba koristi se kada su ulazne i izlazne frekvencije u impulsnom valnom obliku, što je manje od 50% radnog ciklusa. Jastučić R-S koristi se za fazne detektore, što je prikazano na donjoj slici. Do iz R-S japanka , dva NOR vrata su međusobno međusobno povezana. Izlaz faznog detektora može promijeniti svoje logičko stanje pokretanjem R-S japanke. Pozitivni rub ulazne i izlazne frekvencije može promijeniti izlaz faznog detektora.

Detektor faze okidača ruba
Detektor monolitne faze
Monolitni fazni detektor je CMOS tipa, tj. IC 4044. Visoko je kompenziran zbog harmonijske osjetljivosti i problemi radnog ciklusa su napušteni jer krug može reagirati samo na prijelaz ulaznog signala. U kritičnim je primjenama najfrekventniji fazni detektor. Neovisne varijacije amplitude ne uključuju faznu pogrešku, napon izlazne pogreške i radni ciklus ulaznih valnih oblika.
Primjene fazno zaključane petlje
- FM demodulacijske mreže za FM operacije
- Koristi se u kontrole brzine motora i filtri za praćenje.
- Koristi se u dekodirima s pomicanjem frekvencije za demodulacijske noseće frekvencije.
- Koristi se na vrijeme za digitalne pretvarače.
- Koristi se za smanjenje podrhtavanja, suzbijanje iskrivljenja, oporavak sata.
Ovdje se radi o principu rada i rada fazne blokade petlje i njezinim primjenama. Nadamo se da su vam informacije dane u članku korisne da biste znali nešto o projektu i razumjeli ga. Nadalje, ako imate bilo kakvih pitanja u vezi s ovim člankom i dalje električni i elektronički projekti možete komentirati u donjem odjeljku. Evo pitanja za vas, koji je najbolji način simulacije PLL-a za stabilnost?
Foto bodovi:
- Blok dijagram PLL-a sklop danas
- Ekskluzivni ILI fazni detektor sanfoundry
- Detektor faze okidača ruba UČENJE-ELEKTRONIKA